Ktl-icon-tai-lieu

Một vài ứng dụng của Phase Lock Loop

Được đăng lên bởi Foreverrr
Số trang: 11 trang   |   Lượt xem: 1545 lần   |   Lượt tải: 4 lần
PHASE LOCKED LOOP
Cách khởi tạo và chọn tần số dao động trong Keil-uV3
--ф∏ф-Các đề mục chính:
A.I.

Nguồn dao đông: -------------------------------------------------------------------------------------------------3

A.II.
Vòng khóa pha(Phase locked loop-PLL): ---------------------------------------------------------------------3
II.1.
Miêu tả thanh ghi: --------------------------------------------------------------------------------------------4
II.2.
Thanh ghi điều khiển PLL(PLLCON - 0xE01FC080)----------------------------------------------------4
II.3.
Thanh ghi tạo cấu hình PLL(PLLCFG - 0xE01FC084) -------------------------------------------------5
II.4.
Thanh ghi trạng thái PLL(PLLSTAT - 0xE01FC088)----------------------------------------------------5
+Ngắt PLL: -----------------------------------------------------------------------------------------------------------6
II.5.
Các chế độ hoạt động của PLL: ----------------------------------------------------------------------------6
II.6.
Thanh ghi cập nhật giá trị PLL liên tục (PLLFEED - 0xE01FC08C) ---------------------------------6
II.7.
PLL và chế độ Power Down: -------------------------------------------------------------------------------6
II.8.
Tính toán tần số hoạt động của PLL: ----------------------------------------------------------------------6
II.9.
Thủ tục xác định cấu hình PLL: ----------------------------------------------------------------------------7
Ví dụ về PLL:
Hệ thống thiết kế có Fosc=10MHz và cần CCLK=60MHz. -------------------------------7
A.III. Điều khiển nguồn:------------------------------------------------------------------------------------------------7
III.1.
Diễn tả thanh ghi: --------------------------------------------------------------------------------------------7
III.2.
Thanh ghi điều khiển nguồn (PCON-0xE01FC0C0): ----------------------------------------------------7
III.3.
Thanh ghi điều khiển nguồn cho ngoại vi(PCONP-0xE01FC0C4): -----------------------------------8
A.IV.

Reset: --------------------------------------------------------------------------------------------------------------8

A.V.
Bộ chia VPB: -----------------------------------------------------------------------------------------------------9
+Thanh ghi của bộ chia VPB (VPBDIV - 0xE01FC100):----------------------------------------------------------9
A.VI.
B.

Chưong trình minh họa:-----------------------------------------------------------------------------------------9
Kết luận: -------------...
PHASE LOCKED LOOP
Cách khi to và chn tn s dao động trong Keil-uV3
--ф∏ф--
Các đề mc chính:
A.I. Ngun dao đông: -------------------------------------------------------------------------------------------------3
A.II. Vòng khóa pha(Phase locked loop-PLL):---------------------------------------------------------------------3
II.1. Miêu t thanh ghi: --------------------------------------------------------------------------------------------4
II.2. Thanh ghi điu khin PLL(PLLCON - 0xE01FC080)----------------------------------------------------4
II.3. Thanh ghi to cu hình PLL(PLLCFG - 0xE01FC084) -------------------------------------------------5
II.4. Thanh ghi trng thái PLL(PLLSTAT - 0xE01FC088)----------------------------------------------------5
+Ngt PLL: -----------------------------------------------------------------------------------------------------------6
II.5. Các chế độ hot động ca PLL: ----------------------------------------------------------------------------6
II.6. Thanh ghi cp nht giá tr PLL liên tc (PLLFEED - 0xE01FC08C) ---------------------------------6
II.7. PLL và chế độ Power Down:-------------------------------------------------------------------------------6
II.8. Tính toán tn s hot động ca PLL: ----------------------------------------------------------------------6
II.9. Th tc xác định cu hình PLL: ----------------------------------------------------------------------------7
Ví d v PLL: H thng thiết kế có F
osc
=10MHz và cn CCLK=60MHz. -------------------------------7
A.III. Điu khin ngun:------------------------------------------------------------------------------------------------7
III.1. Din t thanh ghi: --------------------------------------------------------------------------------------------7
III.2. Thanh ghi điu khin ngun (PCON-0xE01FC0C0): ----------------------------------------------------7
III.3. Thanh ghi điu khin ngun cho ngoi vi(PCONP-0xE01FC0C4): -----------------------------------8
A.IV. Reset: --------------------------------------------------------------------------------------------------------------8
A.V. B chia VPB: -----------------------------------------------------------------------------------------------------9
+Thanh ghi ca b chia VPB (VPBDIV - 0xE01FC100):----------------------------------------------------------9
A.VI. Chưong trình minh ha:-----------------------------------------------------------------------------------------9
B. Kết lun: ------------------------------------------------------------------------------------------------------------ 11
Tài liu tham kho chính:------------------------------------------------------------------------------------------------ 11
Một vài ứng dụng của Phase Lock Loop - Trang 2
Để xem tài liệu đầy đủ. Xin vui lòng
Một vài ứng dụng của Phase Lock Loop - Người đăng: Foreverrr
5 Tài liệu rất hay! Được đăng lên bởi - 1 giờ trước Đúng là cái mình đang tìm. Rất hay và bổ ích. Cảm ơn bạn!
11 Vietnamese
Một vài ứng dụng của Phase Lock Loop 9 10 313